Всего на сайте:
183 тыс. 477 статей

Главная | Электроника

Определение количества микросхем  Просмотрен 573

Для определения количества микросхем воспользуемся справочной литературой, рекомендованной для выполнения курсовой работы. Из справочников выберем микросхемы, необходимые для реализации схем.

Для реализации схемы до минимизации требуются микросхемы:

Инвертор, микросхема К555ЛН1 (6 элементов в 1 корпусе), в схеме используются пять элементов, т.е. 1 корпус

 

 

Элемент И-НЕ, микросхема К555ЛА2 (1 элемент в корпусе), в схеме используется 5 корпусов элементов

 

 

Элемент ИЛИ, микросхема К555ЛЛ1 (4 элемента в корпусе), в схеме используется 3 элемента, т.е. 1 корпус

 

Элемент ИЛИ, микросхема К555ЛЛ3 (3 элемента в корпусе), в схеме используется 1 элемент, т.е. 1 корпус.

 

 

Таким образом для реализации исходной схемы требуется 8 корпусов микросхем серии К555, из которых часть используется не полностью.

Общий ток потребления, (с учетом того, что один корпус потребляет в среднем 0,3 мА) такой схемы составит:

 

Iп = Iср · N (3.1)

 

где Iср – средний ток потребления, мА,

N – число корпусов, шт.

 

Iп = 0,3 · 8 = 2,4 мА

 

Средне время задержки для логических элементов серии К555 составляет 10 нС. Полученная схема имеет три уровня задержки, т.е. общее время задержки будет составлять 30 нС. На всех частях схемы время задержки одинаково, т.е.

состязаний сигналов нет.

В схеме, полученной после минимизации используются элементы:

Инвертор, микросхема К555ЛН1 (6 элементов в 1 корпусе), в схеме используются пять элементов, т.е. 1 корпус

 

 

Элемент И-НЕ, микросхема К555ЛА2 (1 элемент в корпусе), в схеме используется 2 корпуса

 

 

Элемент ИЛИ, микросхема К555ЛЛ3 (3 элемента в корпусе), в схеме используется 1 элемент, т.е. 1 корпус.

 

 

Элемент И, микросхем К155ЛИ1 (4 элемента в корпусе), в схеме используется 1 элемент, 1 корпус

 

Элемент И, микросхем К155ЛИ6 (3 элемента в корпусе), в схеме используется 1 элемент, 1 корпус

 

 

Таким образом для реализации исходной схемы требуется 6 корпусов микросхем серии К555, из которых часть используется не полностью.

Общий ток потребления, (с учетом того, что один корпус потребляет в среднем 0,3 мА) такой схемы составит:

 

Iп = Iср · N (3.1)

 

где Iср – средний ток потребления, мА,

N – число корпусов, шт.

 

Iп = 0,3 · 6 = 1,8 мА

 

Средне время задержки для логических элементов серии К555 составляет 10 нС. Полученная схема имеет три уровня задержки, т.е. общее время задержки будет составлять 30 нС. На всех частях схемы время задержки одинаково, т.е. состязаний сигналов нет.

Таким образом можно сказать, что после минимизации число корпусов микросхем сократилось с 8 до 6, что снизило ток потребления с 2,4 мА до 1,8 мА. Кроме того из схемы очевидно, что после минимизации сократилось число соединений, что немаловажно при проектировании печатных плат.

 

Заключение

 

В результате выполнения курсовой работы были закреплены теоретические знания по алгебре-логики и применены для практического построения принципиальной схемы устройства цифрового автомата (логического устройства, выполняющие заданную функцию в соответствии с заданной таблицей истинности).

По заданной таблице истинности в работе было произведено построение логической функции СДНФ, на основании которой было произведено построение схемы. После минимизации полученной функции и построения минимизированной схемы были произведены расчеты и выполнено сравнение вариантов до и после минимизации. В результате было доказано, что даже незначительная минимизация (упрощение) схемы дает существенное уменьшение количества элементов, числа связей между ними, а также тока потребления, что снижает как экономические так и энергетические затраты.

Предыдущая статья:Минимизация СДНФ Следующая статья:ВВЕДЕНИЕ В СТАТИСТИЧЕСКУЮ ТЕОРИЮ
page speed (0.0157 sec, direct)